1 2 3 4 5 6 7 8 9 10 11
// vfmin vd, vs2, vs1 VI_VFP_VV_LOOP ({ vd = f16_min(vs2, vs1); }, { vd = f32_min(vs2, vs1); }, { vd = f64_min(vs2, vs1); })