1 2 3 4 5 6 7 8
// vfmadd: vd[i] = +(vd[i] * f[rs1]) + vs2[i] VI_VFP_VF_LOOP ({ vd = f32_mulAdd(vd, rs1, vs2); }, { vd = f64_mulAdd(vd, rs1, vs2); })