aboutsummaryrefslogtreecommitdiff
path: root/sim/testsuite/sh/sett.s
blob: fff2d2d4a6dce74efdac43643a192fccde1a4fb1 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
# sh testcase for sett, clrt, movt
# mach:	 all
# as(sh):	-defsym sim_cpu=0
# as(shdsp):	-defsym sim_cpu=1 -dsp 

	.include "testutils.inc"

	start
sett_1:	set_grs_a5a5
	sett
	bt .Lsett
	nop
	fail
.Lsett:
	test_grs_a5a5

clrt_1:	set_grs_a5a5
	clrt
	bf .Lclrt
	nop
	fail
.Lclrt:
	test_grs_a5a5

movt_1:	set_grs_a5a5
	sett
	movt	r1
	test_gr_a5a5 r0
	assertreg 1, r1
	test_gr_a5a5 r2
	test_gr_a5a5 r3
	test_gr_a5a5 r4
	test_gr_a5a5 r5
	test_gr_a5a5 r6
	test_gr_a5a5 r7
	test_gr_a5a5 r8
	test_gr_a5a5 r9
	test_gr_a5a5 r10
	test_gr_a5a5 r11
	test_gr_a5a5 r12
	test_gr_a5a5 r13
	test_gr_a5a5 r14

movt_2:	set_grs_a5a5
	clrt
	movt	r1
	test_gr_a5a5 r0
	assertreg 0, r1
	test_gr_a5a5 r2
	test_gr_a5a5 r3
	test_gr_a5a5 r4
	test_gr_a5a5 r5
	test_gr_a5a5 r6
	test_gr_a5a5 r7
	test_gr_a5a5 r8
	test_gr_a5a5 r9
	test_gr_a5a5 r10
	test_gr_a5a5 r11
	test_gr_a5a5 r12
	test_gr_a5a5 r13
	test_gr_a5a5 r14

	pass

	exit 0