1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
|
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
; Test i128 minimum on z13.
;
; RUN: llc < %s -mtriple=s390x-linux-gnu -mcpu=z13 | FileCheck %s
; Test with slt.
define i128 @f1(i128 %val1, i128 %val2) {
; CHECK-LABEL: f1:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v0, 0(%r4), 3
; CHECK-NEXT: vl %v1, 0(%r3), 3
; CHECK-NEXT: vecg %v0, %v1
; CHECK-NEXT: je .LBB0_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jnl .LBB0_4
; CHECK-NEXT: .LBB0_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB0_3:
; CHECK-NEXT: vchlgs %v2, %v1, %v0
; CHECK-NEXT: jl .LBB0_2
; CHECK-NEXT: .LBB0_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp slt i128 %val2, %val1
%ret = select i1 %cmp, i128 %val2, i128 %val1
ret i128 %ret
}
; Test with sle.
define i128 @f2(i128 %val1, i128 %val2) {
; CHECK-LABEL: f2:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v1, 0(%r3), 3
; CHECK-NEXT: vl %v0, 0(%r4), 3
; CHECK-NEXT: vecg %v1, %v0
; CHECK-NEXT: je .LBB1_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jl .LBB1_4
; CHECK-NEXT: .LBB1_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB1_3:
; CHECK-NEXT: vchlgs %v2, %v0, %v1
; CHECK-NEXT: jnl .LBB1_2
; CHECK-NEXT: .LBB1_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp sle i128 %val2, %val1
%ret = select i1 %cmp, i128 %val2, i128 %val1
ret i128 %ret
}
; Test with sgt.
define i128 @f3(i128 %val1, i128 %val2) {
; CHECK-LABEL: f3:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v0, 0(%r3), 3
; CHECK-NEXT: vl %v1, 0(%r4), 3
; CHECK-NEXT: vecg %v0, %v1
; CHECK-NEXT: je .LBB2_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jnl .LBB2_4
; CHECK-NEXT: .LBB2_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB2_3:
; CHECK-NEXT: vchlgs %v2, %v1, %v0
; CHECK-NEXT: jl .LBB2_2
; CHECK-NEXT: .LBB2_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp sgt i128 %val2, %val1
%ret = select i1 %cmp, i128 %val1, i128 %val2
ret i128 %ret
}
; Test with sge.
define i128 @f4(i128 %val1, i128 %val2) {
; CHECK-LABEL: f4:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v1, 0(%r4), 3
; CHECK-NEXT: vl %v0, 0(%r3), 3
; CHECK-NEXT: vecg %v1, %v0
; CHECK-NEXT: je .LBB3_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jl .LBB3_4
; CHECK-NEXT: .LBB3_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB3_3:
; CHECK-NEXT: vchlgs %v2, %v0, %v1
; CHECK-NEXT: jnl .LBB3_2
; CHECK-NEXT: .LBB3_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp sge i128 %val2, %val1
%ret = select i1 %cmp, i128 %val1, i128 %val2
ret i128 %ret
}
; Test with ult.
define i128 @f5(i128 %val1, i128 %val2) {
; CHECK-LABEL: f5:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v0, 0(%r4), 3
; CHECK-NEXT: vl %v1, 0(%r3), 3
; CHECK-NEXT: veclg %v0, %v1
; CHECK-NEXT: je .LBB4_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jnl .LBB4_4
; CHECK-NEXT: .LBB4_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB4_3:
; CHECK-NEXT: vchlgs %v2, %v1, %v0
; CHECK-NEXT: jl .LBB4_2
; CHECK-NEXT: .LBB4_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp ult i128 %val2, %val1
%ret = select i1 %cmp, i128 %val2, i128 %val1
ret i128 %ret
}
; Test with ule.
define i128 @f6(i128 %val1, i128 %val2) {
; CHECK-LABEL: f6:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v1, 0(%r3), 3
; CHECK-NEXT: vl %v0, 0(%r4), 3
; CHECK-NEXT: veclg %v1, %v0
; CHECK-NEXT: je .LBB5_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jl .LBB5_4
; CHECK-NEXT: .LBB5_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB5_3:
; CHECK-NEXT: vchlgs %v2, %v0, %v1
; CHECK-NEXT: jnl .LBB5_2
; CHECK-NEXT: .LBB5_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp ule i128 %val2, %val1
%ret = select i1 %cmp, i128 %val2, i128 %val1
ret i128 %ret
}
; Test with ugt.
define i128 @f7(i128 %val1, i128 %val2) {
; CHECK-LABEL: f7:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v0, 0(%r3), 3
; CHECK-NEXT: vl %v1, 0(%r4), 3
; CHECK-NEXT: veclg %v0, %v1
; CHECK-NEXT: je .LBB6_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jnl .LBB6_4
; CHECK-NEXT: .LBB6_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB6_3:
; CHECK-NEXT: vchlgs %v2, %v1, %v0
; CHECK-NEXT: jl .LBB6_2
; CHECK-NEXT: .LBB6_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp ugt i128 %val2, %val1
%ret = select i1 %cmp, i128 %val1, i128 %val2
ret i128 %ret
}
; Test with uge.
define i128 @f8(i128 %val1, i128 %val2) {
; CHECK-LABEL: f8:
; CHECK: # %bb.0:
; CHECK-NEXT: vl %v1, 0(%r4), 3
; CHECK-NEXT: vl %v0, 0(%r3), 3
; CHECK-NEXT: veclg %v1, %v0
; CHECK-NEXT: je .LBB7_3
; CHECK-NEXT: # %bb.1:
; CHECK-NEXT: jl .LBB7_4
; CHECK-NEXT: .LBB7_2:
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
; CHECK-NEXT: .LBB7_3:
; CHECK-NEXT: vchlgs %v2, %v0, %v1
; CHECK-NEXT: jnl .LBB7_2
; CHECK-NEXT: .LBB7_4:
; CHECK-NEXT: vlr %v0, %v1
; CHECK-NEXT: vst %v0, 0(%r2), 3
; CHECK-NEXT: br %r14
%cmp = icmp uge i128 %val2, %val1
%ret = select i1 %cmp, i128 %val1, i128 %val2
ret i128 %ret
}
|