aboutsummaryrefslogtreecommitdiff
path: root/llvm/test/CodeGen/SPARC/branches-relax.ll
blob: 334a7ebfb67394e1c5d8a71503d26f9c5d405a99 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
; RUN: llc < %s -mtriple=sparc64 -sparc-bpcc-offset-bits=4 -sparc-bpr-offset-bits=4 | FileCheck --check-prefix=SPARC64 %s

define i32 @branch_relax_int(i32 %in) {
; SPARC64-LABEL: branch_relax_int:
; SPARC64:         .cfi_startproc
; SPARC64-NEXT:  ! %bb.0:
; SPARC64-NEXT:    save %sp, -128, %sp
; SPARC64-NEXT:    .cfi_def_cfa_register %fp
; SPARC64-NEXT:    .cfi_window_save
; SPARC64-NEXT:    .cfi_register %o7, %i7
; SPARC64-NEXT:    cmp %i0, 0
; SPARC64-NEXT:    bne %icc, .LBB0_1
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    ba .LBB0_2
; SPARC64-NEXT:    nop
; SPARC64-NEXT:  .LBB0_1: ! %false
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore %g0, %g0, %o0
; SPARC64-NEXT:  .LBB0_2: ! %true
; SPARC64-NEXT:    mov 4, %i0
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore
  %tst = icmp eq i32 %in, 0
  br i1 %tst, label %true, label %false

true:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret i32 4

false:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret i32 0
}

define i64 @branch_relax_reg(i64 %in) {
; SPARC64-LABEL: branch_relax_reg:
; SPARC64:         .cfi_startproc
; SPARC64-NEXT:  ! %bb.0:
; SPARC64-NEXT:    save %sp, -128, %sp
; SPARC64-NEXT:    .cfi_def_cfa_register %fp
; SPARC64-NEXT:    .cfi_window_save
; SPARC64-NEXT:    .cfi_register %o7, %i7
; SPARC64-NEXT:    brnz %i0, .LBB1_1
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    ba .LBB1_2
; SPARC64-NEXT:    nop
; SPARC64-NEXT:  .LBB1_1: ! %false
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore %g0, %g0, %o0
; SPARC64-NEXT:  .LBB1_2: ! %true
; SPARC64-NEXT:    mov 4, %i0
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore
  %tst = icmp eq i64 %in, 0
  br i1 %tst, label %true, label %false

true:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret i64 4

false:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret i64 0
}

define float @branch_relax_float(float %in) {
; SPARC64-LABEL: branch_relax_float:
; SPARC64:         .cfi_startproc
; SPARC64-NEXT:  ! %bb.0:
; SPARC64-NEXT:    save %sp, -128, %sp
; SPARC64-NEXT:    .cfi_def_cfa_register %fp
; SPARC64-NEXT:    .cfi_window_save
; SPARC64-NEXT:    .cfi_register %o7, %i7
; SPARC64-NEXT:    sethi %h44(.LCPI2_0), %i0
; SPARC64-NEXT:    add %i0, %m44(.LCPI2_0), %i0
; SPARC64-NEXT:    sllx %i0, 12, %i0
; SPARC64-NEXT:    ld [%i0+%l44(.LCPI2_0)], %f0
; SPARC64-NEXT:    fcmps %fcc0, %f1, %f0
; SPARC64-NEXT:    fbe %fcc0, .LBB2_1
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    ba .LBB2_2
; SPARC64-NEXT:    nop
; SPARC64-NEXT:  .LBB2_1: ! %true
; SPARC64-NEXT:    sethi %h44(.LCPI2_1), %i0
; SPARC64-NEXT:    add %i0, %m44(.LCPI2_1), %i0
; SPARC64-NEXT:    sllx %i0, 12, %i0
; SPARC64-NEXT:    ld [%i0+%l44(.LCPI2_1)], %f0
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore
; SPARC64-NEXT:  .LBB2_2: ! %false
; SPARC64-NEXT:    !APP
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    nop
; SPARC64-NEXT:    !NO_APP
; SPARC64-NEXT:    ret
; SPARC64-NEXT:    restore
  %tst = fcmp oeq float %in, 0.0
  br i1 %tst, label %true, label %false

true:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret float 4.0

false:
  call void asm sideeffect "nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop\0A\09nop", ""()
  ret float 0.0
}