aboutsummaryrefslogtreecommitdiff
path: root/llvm/test/CodeGen/AVR/ctlz.ll
blob: 69ceca35da7f80b9c346f750ffaeb7ec30b98ffd (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
; RUN: llc < %s -mtriple=avr | FileCheck %s

define i8 @count_leading_zeros(i8) unnamed_addr {
entry-block:
  %1 = tail call i8 @llvm.ctlz.i8(i8 %0)
  ret i8 %1
}

declare i8 @llvm.ctlz.i8(i8)

; CHECK-LABEL: count_leading_zeros:
; CHECK: cpi    [[RESULT:r[0-9]+]], 0
; CHECK: breq   .LBB0_2
; CHECK: mov    [[SCRATCH:r[0-9]+]], {{.*}}[[RESULT]]
; CHECK: lsr    {{.*}}[[SCRATCH]]
; CHECK: or     {{.*}}[[SCRATCH]], {{.*}}[[RESULT]]
; CHECK: mov    {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: lsr    {{.*}}[[RESULT]]
; CHECK: lsr    {{.*}}[[RESULT]]
; CHECK: or     {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: mov    {{.*}}[[SCRATCH]], {{.*}}[[RESULT]]
; CHECK: swap   {{.*}}[[SCRATCH]]
; CHECK: andi   {{.*}}[[SCRATCH]], 15
; CHECK: or     {{.*}}[[SCRATCH]], {{.*}}[[RESULT]]
; CHECK: com    {{.*}}[[SCRATCH]]
; CHECK: mov    {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: lsr    {{.*}}[[RESULT]]
; CHECK: andi   {{.*}}[[RESULT]], 85
; CHECK: sub    {{.*}}[[SCRATCH]], {{.*}}[[RESULT]]
; CHECK: mov    {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: andi   {{.*}}[[RESULT]], 51
; CHECK: lsr    {{.*}}[[SCRATCH]]
; CHECK: lsr    {{.*}}[[SCRATCH]]
; CHECK: andi   {{.*}}[[SCRATCH]], 51
; CHECK: add    {{.*}}[[SCRATCH]], {{.*}}[[RESULT]]
; CHECK: mov    {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: swap   {{.*}}[[RESULT]]
; CHECK: add    {{.*}}[[RESULT]], {{.*}}[[SCRATCH]]
; CHECK: andi   {{.*}}[[RESULT]], 15
; CHECK: ret
; CHECK: LBB0_2:
; CHECK: ldi    {{.*}}[[RESULT]], 8
; CHECK: ret