// vsadd.vx vd, vs2, rs1 VI_CHECK_SSS(false); VI_LOOP_BASE bool sat = false; switch (sew) { case e8: { VX_PARAMS(e8); vd = sat_add(vs2, rs1, sat); break; } case e16: { VX_PARAMS(e16); vd = sat_add(vs2, rs1, sat); break; } case e32: { VX_PARAMS(e32); vd = sat_add(vs2, rs1, sat); break; } default: { VX_PARAMS(e64); vd = sat_add(vs2, rs1, sat); break; } } P_SET_OV(sat); VI_LOOP_END